Um circuito de CAG consegue estabilizar o nível de saída de áudio independente da variação do sinal na entrada do circuito. Muito bom para controlar o nível de músicas em MP3 que são gravadas com níveis baixos ou alto demais.
Este circuito usa amplificadores operacionais de fácil acesso, como 741, TL072, MC4558, que são configurados para um ganho interno de 200 pelos resistores R7 e R3. Os resistores R1 e R2 fazem o divisor de tensão para polarizar o ampop no modo fonte única. O nível do sinal de saída é controlado pelo FET que está em paralelo com R4 e pelo sinal de saída do ampop que é retificado pelos diodos D1 e D2 e filtrado pelo capacitor eletrolítico C5 e injetado no gate. R5 e C5 tem a função de colocar o gate no nível de terra e fazer a constante de tempo para atuação do circuito de controle.
O sinal de entrada é feito via C6 e R6 e a impedância de entrada é dada pelo resistor R8. O sinal que chega na porta não inversora é dividido pelos resistores R6 e R4 que está em paralelo com o FET. Quando o FET está em corte, a divisão fica pela metade, mas quando ele está saturado, a resistência dreno-fonte fica muito baixa e, praticamente, anula o sinal que chega na porta do ampop. Se o nivel do sinal de entrada ficar dentro da faixa de controle do circuito, a saída vai permanecer estável, independente da variação do sinal de entrada. O sinal de saída do circuito é controlada pelo potenciômetro P1.
O FET é controlado porque o Source está ligado ao divisor da tensão Vcc, e o gate está ligado no terra pelo resistor R5, portanto, Vgs vai ser igual a Vcc/2. Se Vcc for igual a 9V, Vgs será igual a 4,5V e esta tensão coloca o Fet em corte, deixando passar todo o sinal para a entrada do ampop. Se a tensão no gate começa a subir devido a um aumento no nível do sinal de entrada, a saída do ampop aumenta e o nível da tensão retificada pelos diodos aumenta também. A tensão de controle Vgs vai diminuir porque ela é uma diferença entre a tensão de Source e Gate (Vgs) e isso provoca um aumento da corrente no Fet. Este aumento será devido a diminuição da resistência Rds que está em paralelo com R4, forçando uma maior atenuação do nível do sinal de entrada.
Exemplo: Vd = 4,5V e Vg = 3V, logo Vgs = 4,5 - 3 = 1,5V. Lembre-se, quanto menor o Vgs, maior é a corrente Id até o Fet saturar. (Fet tipo N).
Na saída pode ser colocada a chave S1 que permite a inserção ou não do CAG. Um ponto importante de qualquer circuito com ampop é o capacitor C2 de 100nF que deve ficar bem próximo do terminal de alimentação do ampop para evitar ruídos.
